Examen de Sistemas Digitales y Microelectrónica: Preguntas Clave
Clasificado en Informática
Escrito el en
español con un tamaño de 2,9 KB
2º Examen de SDYM
Un dispositivo lógico programable (PLD) que tiene dos matrices programables se denomina:
PLA
Un PLD formado por una matriz OR fija y una matriz AND programable es una:
PAL
La estructura AND/OR básica de los dispositivos PLD permite implementar expresiones booleanas del tipo:
Suma de productos
Una macrocelda lógica de salida (OLMC) típica consta de:
Puertas, multiplexores y un flip-flop
¿Qué tipo de fichero requieren los programadores de PLDs simples para programar el dispositivo?
JEDEC
¿Qué afirmación es cierta?
Las conexiones entre los bloques lógicos de una FPGA están distribuidas.
Una conexión en una matriz de un dispositivo PAL se realiza:
Dejando intacto un fusible.
d. Ninguna de las anteriores.
La principal diferencia entre un dispositivo PAL y uno PEEL o GAL es:
PEEL es reprogramable mientras que PAL no.
Se utiliza un dispositivo PEEL22CV10 para un diseño que utiliza 14 entradas y 8 salidas. ¿Cuántas salidas pueden quedar libres como máximo? Justifique la respuesta.
0
En el diseño con un dispositivo lógico programable …
la simulación se realiza previamente a la verificación.
Si usted quiere describir en VHDL un circuito, deberá utilizar obligatoriamente las siguientes estructuras:
b. arquitectura y entidad
En una descripción VHDL, ¿en qué unidad de diseño se definen las conexiones de entrada/salida de un bloque?
Entidad
Si en una descripción VHDL se utiliza un proceso, el estilo de descripción es:
Algorítmico
Se necesita utilizar cualquier elemento VHDL definido en un paquete llamado DLP contenido en una librería llamada TDEAO. Indique qué sentencias son necesarias.
library TDEAO;
use TDEAO.DLP.all;
use TDEAO.DLP.all;
Se desea definir, en VHDL, una máquina de estados finitos. Es necesario definir:
Un tipo de datos enumerado cuyos valores posibles sean los diferentes estados y una señal que pertenezca a dicho tipo.
En la descripción VHDL de un contador binario de cinco bits, las salidas se han definido como una señal del tipo integer llamada SALIDA. Indique cómo debe hacerse su definición para que después de la compilación SALIDA sea un bus de 5 bits en lugar de 32:
SALIDA: out integer range 0 to 31