Circuito multiplicador serie con registros

Clasificado en Electrónica

Escrito el en español con un tamaño de 202,31 KB


El multiplexer es un circuito combinacional que permite enviar la información presente en uno de los varios canales de entrada que posee hacia la salida única, mediante las señales de control. La información presente en las señales de control  define que canal se ha seleccionado, en un instante, para enviar su información a la salida.En el caso del multiplexer 4 a 1, se requieren 2 entradas de control identificadas como A y B para seleccionar cada uno de los 4 canales de entrada identificados como CH0, CH1, CH2 y CH3


Detector de flanco de subida


El circuito detector de flanco de subida está formado por una compuerta NOT y una compuerta AND.  Cuando llega el flanco de subida de la señal de reloj (CLK), la compuerta NOT demora algunos nanosegundos en cambiar de estado y por lo tanto, la salida de la compuerta AND tiene el valor 1, solamente durante el tiempo de retraso de la compuerta NOT.

Este pulso ocurre solamente con el flanco de subida y tiene una duración muy pequeña, independiente de la frecuencia de la señal de reloj

Clk OUT = Pulso generado para detectar cuando ocurre el flanco de subida


Latch



El decodificador es un circuito combinacional que detecta la presencia de una determinada combinación o código de señales en la entrada e identifica la presencia de dicho código en la salida

El demultiplexer es un circuito combinacional que permite enviar la información presente en la entrada de datos única (DATO), a uno de los varios canales de salida que posee, mediante las señales de control. La información presente en las señales de control  define  a  que canal se enviará la información de la entrada de datos (DATO).

En el caso del demultiplexer 1 a 4, se requieren 2 entradas de control, identificadas como A y B, para seleccionar cada uno de los 4 canales de salida, identificados como CH0, CH1, CH2 y CH3



El módulo de un contador digital corresponde al número de cuentas distintas por las que atraviesa el contador, antes de volver a la cuenta 0.

2. Diseñe un circuito digital que permita obtener en la salida, una señal de frecuencia igual a 3 kilohertz cuando en su entrada se aplica una señal cuya frecuencia es 54 kilohertz. 

El circuito debe dividir la frecuencia de entrada 54 kilohertz  por 18 para obtener una frecuencia de salida de 3 kilohertz.Por lo tanto, se debe diseñar un contador de módulo 18. (5 FF). La cuenta binaria 10010 (18 decimal) debe resetear al contador











Comparador ES UN CIRCUITO Lógico QUE COMPARA 2 CANTIDADES BINARIAS PRESENTES EN LA ENTRADA Y GENERA SALIDAS QUE INDICAN SI LAS CANTIDADES SON IGUALES Y SI SON DISTINTAS, CUAL ES LA MAYOR Y CUAL ES LA MENOR

Codificador ES UN CIRCUITO Lógico QUE ENTREGA UN Código BINARIO EN LA SALIDA CORRESPONDIENTE A LA Información PRESENTE EN LA ENTRADA

Decodificador   ES UN CIRCUITO Lógico QUE DETECTA LA PRESENCIA DE UNA DETERMINADA Combinación O Código DE SEÑALES EN LA ENTRADA E IDENTIFICA LA PRESENCIA DE DICHO Código EN LA SALIDA



sImagens.

Imagenjhj

Multiplexer  ES UN CIRCUITO Lógico QUE SELECCIONA, MEDIANTE LINEAS DE CONTROL, UNA DE VARIAS ENTRADAS Y Envía A LA SALIDA Única, EL DATO PRESENTE EN DICHA ENTRADA.

Demultiplexer ES UN CIRCUITO Lógico QUE Envía EL DATO PRESENTE EN LA ENTRADA Única, A UNA DE VARIAS SALIDAS, SELECCIONADA MEDIANTE LINEAS DE CONTROL.

La instrucción LOOKUP permite obtener un DATO desde una tabla de valores, mediante un índice que señala la posición del DATO dentro de la tabla. El DATO se almacena en la variable indicada en la instrucción.

LOOKUP INDICE,  (dato1, dato2, dato3, …….Dato n), variable

La instrucción OUTPUT sirve para definir un pin como salida.

Diseñe un contador asincrónico ascendente módulo 25. Use los flip flops que estime conveniente.

Un contador asincrónico ascendente puede obtenerse usando flip flops tipo T, activos con el flanco de bajada, conectando la salida Q de un flip flop a la entrada de clock del flip flop siguiente. La entrada T debe estar conectada permanentemente a Vcc.

Con 4 flip flops se puede contar de 0 a 15, por lo tanto este número de flip flops es insuficiente.

Con 5 flip flops se puede contar de 0 a 31. En consecuencia el contador tendrá 5 flip flops y la cuenta deberá resetearse cuando alcanza el valor binario correspondienta a 25. Es decir contará de 0 a 24.

La cuenta 25 en binario es 11001, es decir:

que = 1, QD = 1, QC = 0, QB = 0 y QA = 1.

Cuando la cuenta llega a este número, es la primera vez que que, QD y QA tienen simultáneamente el valor 1. Por lo tanta, a través de una compuerta NAND de 3 entradas, se generará la señal CLEAR que reseteará a todos los flip flops volviendo la cuenta a 0. El diseño del circuito es el siguiente:


Latch es un circuito básico, a partir del cual se construyen los flip-flops. Pueden ser construídos con 2 compuertas NAND o 2 compuertas NOR y se caracterizan porque la salida de una compuerta se conecta a la entrada de la compuerta complementaria y viceversa. Este circuito es capaz de memorizar información.

Registro es un circuito secuencial capaz de almacenar información mientras está energizado. Se construyen en base a flip-flops tipo D.

2.4 Transistor bipolar es un dispositivo construído en base a semiconductores tipo N y P. Existen 2 tipos de transistores: PNP y NPN.

Sus terminales se denominan Base, Emisor y Colector. Cuando se hace circular corriente entre base y emisor, la impedancia entre colector y emisor es mínima y permite la circulación de una corriente mayor entre colector y emisor.

Cuando se aplica un pulso de la señal de reloj, el Registro Serie transfiere solamente un bit de un FF al siguiente. En cambio, cuando se aplica un pulso de la señal de reloj, el Registro Paralelo transfiere todos los bits que están a la entrada inmediatamente a la salida.

 Registro de carga paralela

Este registro es el más simple de comprender. Está constituido por un número variable de FF’s tipo D, con entradas de dato independientes cada uno, pero todos conectados a la misma señal de reloj Clk. Es decir, los ‘n’ FF’s que constituyen el registro memorizan ‘n’ bits independientes de una sola vez, cuando se presenta el flanco correspondiente en la línea común Clk:



Imagen



Imagenv

Imagen

Entradas relacionadas: