Diseño de circuitos secuenciales y memoria SRAM en MOS
Clasificado en Electrónica
Escrito el en español con un tamaño de 4,51 KB
Procedimiento General de Síntesis
- Descripción en lenguaje natural.
- Representación de esa descripción en términos de autómatas finitos.
- Minimización del número de estados.
- Selección de biestables y cálculo de las funciones de excitación.
- Asignación de estados:
- Ordenamos los estados de S0 a SA-1 (2N ≥ A ≥ 2N+1), donde A es el número de estados. Y los reescribimos en binario. N es el número de biestables.
- Ahora elegimos un biestable para cada bit de estado.
- Aplicamos los algoritmos de síntesis para obtener las funciones Yk(t).
- Obtenemos las funciones de excitación para cada biestable.
Circuito Integrado 555
Modo Monoestable
El terminal 7 se une al terminal 6, el 4 se une al 8, y entre el terminal 8 y el 1, se introduce un divisor básico... Continuar leyendo "Diseño de circuitos secuenciales y memoria SRAM en MOS" »